Исаева Татьяна Юрьевна |
Родилась в 1957 г., закончила МГУ (ф-т Вычислительной математики и кибернетики). Автор 14 публикаций. email: tisaeva@alphachip.ru |
Сфера научных интересов
|
Избранные работы: |
Корнилов А.И., Семенов М.Ю., Исаева Т.Ю. // Методы логического синтеза сумматоров с ускоренным переносом по модулю (2n-1) на основе BDD-технологии. Известия ВУЗов. Электроника. - 2004. - №3. |
Исаева Т.Ю., Корнилов А.И. // Алгоритм декомпозиции логических функций, ориентированный на синтез быстродействующих цифровых устройств. Информационные технологии. - 2001. - №4. |
Isaeva T.Yu. // Switch-Level BDD Synthesis Algorithm. I-st International Workshop "Multi-Architecture Low Power Design", Moscow, Russia. - 1999. |
Kornilov A.I., Isaeva T.Yu. // Circuit Depth Optimization by BDD Based Function Decomposition. Logic and Architecture Synthesis: State-of-the-art and Novel Approaches - Chapman&Hall, edited by G.Saucier and A.Mignotte. - 1995. - P.64-69. |
Kornilov A.I., Isaeva T.Yu. // BDD Based Decomposition for Depth Reduction // IV International Design Automation Workshop (RW"94). June 28-29, 1994. Moscow, Russia. |